I/O全面升級
intel第12代處理器最大的亮點在于它的I/O升級。12代的AlderLake將會支持DDR5內(nèi)存以及PCIe5.0,這對于intel來說算是牙膏擠爆的節(jié)奏。從DDR4過渡到DDR5是可以預(yù)期的,因為DDR4畢竟已經(jīng)用了好幾年,但intel從PCIe4.0一口氣跨度到PCIe5.0是大家始料未及的,因為目前就連PCIe4.0的產(chǎn)品都還沒有普及到多少,并且即使你的新顯卡都支持了,但即便是PCIe3.0都能完全勝任現(xiàn)在的主流顯卡,所以這次intel將PCIe跨度到5.0是為了其他PCIe周邊設(shè)備做準(zhǔn)備,而不單單是針對顯卡。雖然現(xiàn)在看來好像有點太超前,不過這對于未來PCIe拓展設(shè)備的加速有著很積極的作用。
12代AlderLake支持了最新的DDR5內(nèi)存,但它并沒有取消對DDR4內(nèi)存的支持,所以市場上也會推出支持DDR4和DDR5兩種版本的主板供用戶選擇。
大小核設(shè)計
這次的AlderLake最高會有16個核心,24個線程以及30MB的三級緩存。很多人第一次見到這個規(guī)格可能會一臉懵逼,16個核心怎么是24個線程?為什么不是32個線程?
因為這次的AlderLake是采用HybridCroe(混合核心)設(shè)計,cpu內(nèi)將同時存在兩種核心,分別是有著高性能低延遲的PerformanceCore(簡稱P-Core的大核);以及有著高能效的EfficientCore(簡稱E-Core小核)。每個大核有2個線程,而小核只有1個線程。以最高規(guī)格的i9-12900k為例,它是由8個大核+8個小核組成的,所以就是16核24線程。
而這種大小核的設(shè)計其實并不是什么新鮮事,因為蘋果的M1就是采用的混合核心,它早就被廣泛應(yīng)用在ARM架構(gòu)的處理器上了,只是這次intel將這種混合核心設(shè)計首次應(yīng)用在了X86架構(gòu)的處理器上。
簡單來說,大核的P-Core就類似于我們傳統(tǒng)認知上的cpu核心,性能很強大,可以用來打游戲、做生產(chǎn)力工作,用于大多數(shù)高負載應(yīng)用場景;而小核的E-Core則有著優(yōu)異的能耗比,可以用來處理一些繁瑣的雜事,像是一些系統(tǒng)的背景應(yīng)用可以代替P-Core來處理,讓P-Core專注于那些需要高性能的應(yīng)用上,以此來達到良好的分工。